Строительный блокнот  Триггеры счетчики и регистры 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 [ 40 ] 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116

%Ьи S,Us! MM SJM

& 1

& 1

Шит A

ib\ Ц Щ Щ ЩЩ W\ S\.

K5JWP20

;l 2\ Jl 4 л e\ 7\ в]

Ш601 jifc

ao-oi

sz.cz

Рис. 1.87. Двухпортовый регистр К531ИР20 (a), его цоколевка (б) и схема приема данных от двух шнн (е)

пряжении низкого уровня на входе S данные от Bxd)ia Dai загружаются в регистр через порт А и появляются на выходе Qi прн отрицательном перепаде на входе С (тдбл. 1.57).

Аналогично при S=B загружаем в регистр данные через порт В. На рнс. 1.87, е показано устройство, где два регистра ИР20 по команде, даваемой по входам S1, С1 или S2, С2 могут принять по очереди или одновременно цифровые слова от шнн данных А илн В. Эта операция противоположна функции регистров на рнс. 1.86,5.

Микросхема К531ИР20 потребляет ток не более 120 мА. Время задержки распростраиення сигнала после прихода тактового перепада составляет на выходе 8-12 не.

Микросхема К555ИР22 (рис. 1.88) - восьмиразрядный регистр - защелка отображения данных, выходные буферные уснлнтелн которого имеют третье Z-еостоянне. Схема регистра состоит нз двух частей. Первая часть - это восемь D-триггеров со входом разрешения параллельной записи РЕ. Пока напряжение на входе РЕ высокого уровня, данные от параллельных входов D-трнггеров DO-D7 отображаются на выходах Q0-Q7. Подачей на вход РЕ напряжения низкого уровня



разрешается запись в триггеры нового восьмибитного. байта. Вторая выходная часть устройства управляется по выводу разрешения ЕО. Ее восемь буферных ключевых выходных усилителей отличаются большой нагрузочной способностью н имеют третье Z-состояние.

Если согласно табл. 1.58 иа входе ЕО дать напряженне низкого уровня, данные из триггеров регистра пройдут на выходы Q0-Q7. Эти выходы разомкнутся, если на вход ЕО подать напряжение высокого уровня. Буферный вход имеет гистерезис Шмитта d=400 мВ, что повышает помехоустойчивость при переключении.

5В 07 Ю В6 Q6 Q5 В5 М 04 РЕ гд п\ т\ п\б\ wl 7Л п\ п

В/ B2BJBiB5BS

Н555иргг

М 2l 5 h\ 5\б\ 7 й 9\1CA

ЕО 00 ВО В1 01 аг вг оз оз , S)

II 1

S \9\г \г5

010203 005 OS

Рис. 1.88. Регистр ИР22 (а) и его цоколевка (б) Т а б л н ца 1.58. Состояния регистра ИР22

Режим работы

Вход

§

&

Разрешение и считывание из ре-

гистра

Заш,елкивание и считывание из ре-

гистра

Защелкивание в регистр, разрыв

выходов

Потребляемый регистром К555ИР22 ток 40 мА; выходной ток буферного выхода каждого разряда не менее 30 мА, что позволяет обслуживать шины с емкостным характером нагрузки (память МОП, микропроцессорная система). Время задержки распространения данных от входов до выходов 32 не; время включения выходов от Z-состояния составляет: к напряжению высокого выходного уровня - 20 не, низкого - 28 НС. Прн переходе к Z-состояиию от напряжения высокого уровня требуется интервал 45 не, от низкого - 24 не.

Микросхема К555ИР23 (рис. 1.89) - регистр, аналогичный ИР22,



-но с восемью тактируемыми триггерами. Из-за этого вход РЕ заменен на С. Назначение и действие входа ЕО остается прежним (см. табл. 1.69). Регистр принимает и отображает информацию синхронно с положительным перепадом на тактовом входе. Буферный вход управления -С имеет гистерезис ±400 мВ.

Ток потребления регистра К555ИР23 45 мА; ток каждого выхода - не менее 30 мА. Время задержки распространения от тактового входа до выхода 38 не.

£1 иг из ШМ

ШЛ ЧШП ЧоТП

SB 07 D7 ПВ QB 05 В5 Di 1>. I I I I I I I I I I

HS55HPZ3

-I 7Г71ТГТ1ТГ7Г7Г7Г9га

Ед ао во В! Q1 аг вг вз аз л I---, б)

Q1QZ аз ah 05 ав

Рис. 1.89. Регистр ИР23 (а) и его цоколевка (б) Таблица 1.59. Состояния регистра ИР23

Режим работы

Вход

Выход триггера Q

Выход QC-Q7

Загрузка и считывание

Загрузка регистра и разрыв

выходов

Микросхема К531ИР24 (рнс. 1.90) - универсальный, восьмиразрядный регистр. Его применяют как сдвиговый и накопительный. Данные можно сдвигать как вправо, так и влево. Выходные буферные элементы регистра имеют третье Z-состоянне. Восемь выводов микросхемы (от 4 до 7 и от 13 до 16) образуют порт данных, провода в котором по команде служат то входами данных, то выходами для ннх. ТаКнм образом сокращают в 2 раза число выводов от кристалла микросхемы. Напомним, что в регистре ИР20 (см. рис. 1.87, а) порты данных пропускали на четыре триггера одно из двух четырехбитных слов.

Регистр ИР24 может работать в четырех синхронных режимах: сдвнг вправо и влево, параллельная загрузка н хранение. Для составления многоразрядных регистров у микросхемы предусмотрены входы



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 [ 40 ] 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116