Строительный блокнот  Триггеры счетчики и регистры 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 [ 105 ] 106 107 108 109 110 111 112 113 114 115 116

тактового импульса С, Данный шифратор приоритетный; в код переводится старший высокий уровень, поступивший на один из входов DO- D7. Высокие уровни, присутствующие на младших по номеру входах, при этом на результат не повлияют.

На выходе Q3 имеется напряжение высокого уровня, если на одном нз входов присутствует напряжение высокого уровня. Этот сигнал

3? S5

л5

£7i

& &

S-G-

Рис. 3.25. Мультиплексор К500ИД164: - принципиальная схема; б - цоколевка

ЛЗ ~

кпК2

Таблица 3.15. Состояния дешифратора К500ИД162

Вход

Вы.ход



ETO-

jo-

i; -Г Ш i? OS QS 07 Л1 \m \i5 \rj \iz \ij \w\9

К50оид15г, ИД 15г

ипК1

4 5\ £\ 7\ ,

ЕЮ аз вг Q! во ЛО

ЛО

аз

OS

Рпс. 3.26. Дешифраторы серии К500:

а -схема ИД161; б--схема ИД 162; в - их цоколевка

Таблица 3.16. Состояния шифратора К500ИВ166

Вход

Выход



можно подать на младший вход DO последующего шифратора и тем самым увеличить число входов. Шифратор К500ИВ165 потребляет ток питания 131 мА, время 1зд,р,ср для сигналов от входа D до выхода Q составляет 2...7 ис, время ts = 6 не.

Микросхема К600ИВ160 (рис. 3.28) предназначена для проверки на четность 12-разрядного кода. На кристалле расположено девять элементов исключающее ИЛИ. Если на четном числе входов цз группы DO-

>

-S2 71Л5

с

Рис. 3.27. Шифратор К500ИВ165: а - принципиальная схема; б - цоколевка

D11 присутствуют напряжения высокого уровня (единица), на выходе схемы Q появится напряжение низкого уровня (см. табл. 3.17). При нечетном числе входных единиц на выходе Q появляется напряжение высокого уровня.

Чтобы схема могла проверять на четность слова, длина которых менее 12 бит, на неиспользуемые входы следует подать низкие логические уровни (либо оставить эти входы неприсоединенными). Проверка 12-битового слова проводится за 4 ис. Если необходимо проверять более длинные слова, следует объединить соответствующее количество корпусов К500ИВ160 с помощью дополнительных элементов исключающее ИЛИ. На рис. 3.28, в показана 48-битовая схема проверки кода на четность.



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 [ 105 ] 106 107 108 109 110 111 112 113 114 115 116