Строительный блокнот  Корпуса микропроцессорных микросхем 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 [ 109 ] 110 111 112 113 114 115 116 117 118 119 120 121

Операция передачи

Управление

Шина

Состояние

после передачи

Источник

Назначение ,

Обозначение

CO 2

COl 4

Нет передачи

RGD

/ 1

1 1

Примечание. X - состояние не определено; - -состояние не изменяется.

где R, - 1-Й разряд выходной шины ALU; АО, и ВО,-i-e разряды операндов АО и ВО; 1 = 0 (LBS), J, 2, 3 (Л1В5); Я -входы шины указателя.

Результаты R0-R3 операций из ALU могут быть направлены в различные блоки (табл. 10.36). Передача информации на шину

/Вив регистр данных управляется дешифратором управлеиия ALU. Информацию из ALU можно также передать в регистр адресов, блок регистров и в счетчик программ (регистр RGO). Эти передачи управляются сигналом €05 и выполняемой в ALU операцией. Если в качестве приемника выбран счетчик RGO

33 f



COS 0

CO 7

ADD CRG-OF CRP-ZD

SVB LRF-OF CRP-ZD

AND CRO-RJ CRP-ZD

OR CRO-RJ CRP-ZD

ASR CRO- R3 CRP-ZD CPG-I

ASL CRG-OF CRP-ZD

EOR CRO-RJ CRP-ZD

OB t-IB-P OB+RGDP

RGF+OBP RGP-RGDP

OB-IB-P OB-RGDP PGF-OBP RGP-RGP-P

OB-(IBP) OB- (RGDP) RGF-{OB-P) PGF- (PGD-P)

OB V (OB-P) OB\/(RGD-P) RGF У (OB-P) RGF V (RGD-P)

OB RGD RGF RGA

OB RGD RGF RGA

OBib(lB-P) OBS(RGD-P) RGF@iOBP) RGF@{RGD-P)

CRG-CRG CRP-CRP

SUB CRG-CRG CRP-CRP

A\D CRO-RJ CRP-ZD

EORP CR0-R3 CRP-ZD

LSR CRC-1 CRP-ZD

LSL CRC-CRG CRP CP

MOD CRG-CRG CRP-CRP

OB-tlBP OB+RGD P RGF- OB P RGP-Jf RGDP

OB-I BP OB-RGDP

RGP-OBP RGF-RGD P

OB-P RGDP RGF-P RGA-P

OBisP RGDitP PGFSP RGAQP

OB RGD ROF RGA

OB RGD RGF RGA

йеЛ4 P PGA+PGD P RGA+OBP RGA+RGFP

Таблица 10.35

Управление

Признак состояния

Состчянне выходом RI R4

Операция

CRO OF

CRP-ZD

CR -MBS

CR-LBS

AO i ВО \ CRI

SUB ,

ZD CRP

AO \ BO \ CRI

OF CRG

ZD CRP

AO i AO ]-CRI

ASL LSL

A3®A2 CRG

ZD CRP

АОЧ P + CRI AO-]-BO + CRI

POINT REL

CRG CRG

CRP CRP

AO-BO AO-P

A3-B3 A3

ZD ZD

АОуВО AO®P

OR EORP

ZD ZD

R3-A03-A02-A0I R4-A03; A02-A01

ASR ISP

ZD ZD

R3 MBS

AO® BO A0+ BO + CRI

EOR MOD

CRC CRG

ZD CRP

R3 CRO



I0I\T CRG I RG (.RP CRP

RH ( R(, ( RG ( RP ( RP

R(,(> IH R RGO R(,D r

RGOI OH P RGC , ROf-P

COlO

on I

RGI- i P

RGI- 1

RGO 1

(C0t2 = Q, COt3 - 0), to в него пересылается информация DB + ALU-RGO. Если управляющий сигнал СО14 = 0, то значение DB следует заменить на инверсное DB.

Расщирение разрядности микросхемы управления памятью К1800ВТЗ до 16 показано на рис. 10.15. В данной схеме соединены че тыре микросхемы К1800ВТЗ, одна микросхема ускоренного переноса К500ИП179 и две микросхемы серии К500 для передачи снгиалог, при выполнении операции сдвига вправо. Если .юстаточио иметь 8 или 12 разрядов вместо четырех, то используются две илн три микросхемы К1800ВТЗ и дополнительные микросхемы (кроме микросхемы ускоренного переноса) не нужны. При соединении микросхем К1800ВТЗ ускоренный перенос выполняется при условии, когда во всех микросхемах К1800ВТЗ (кроме содержащей самый старший разряд) на управляющем входе €08 имеется 0.

Таблица К) 36

Опер.НИИ* 1Кр1дачи

Назначение

Операция .\t.V

DRf-DAR

DB ALU

ADR илн AIB

POINT (кроме RGO P)

Друг не

A ALU

ALU ALU

ALU ALU

POINT (RGU f P)

Другие

ALU ALU

DRt DAR

ALU ALU

ADR или AIB

Другие

DRF DAR

SUB. ADD. ASL - LSL. A\D OR - F.ORP, ASR-LSR, WR- MOD

ADR или AIB

Другие



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 [ 109 ] 110 111 112 113 114 115 116 117 118 119 120 121